Инструкция по эксплуатации Delta Electronics VFD-B
Страница 126
Преобразователь частоты VFD-B
126
Revision July 2008, BE16, SW V4.08 & V5.00
Сообщение команды:
Ответное сообщение:
STX
‘:’
STX
‘:’
ADR1
ADR0
‘0’
ADR1
ADR0
‘0’
‘1’
‘1’
CMD1
CMD0
‘0’
CMD1
CMD0
‘0’
‘6’
‘6’
Адрес данных
‘0’
Адрес данных
‘0’
‘1’
‘1’
‘0’
‘0’
‘0’
‘0’
Содержание
данных
‘1’
Содержание
данных
‘1’
‘7’
‘7’
‘7’
‘0’
‘7’
‘0’
LRC CHK 1
LRC CHK 1
‘7’
LRC CHK 1
LRC CHK 0
‘7’
‘1’
‘1’
END1
END0
CR
END1
END0
CR
LF
LF
RTU режим:
Сообщение команды:
Ответное сообщение:
ADR
01H
ADR
01H
CMD
08H
CMD
08H
Адрес данных
00H
Адрес данных
00H
00Н
00Н
Содержание команды
12H
Содержание команды
17H
ABH
70H
CRC CHK Low
ADH
CRC CHK Low
ADH
CRC CHK High
14H
CRC CHK High
14H
3.4. CHK (проверка суммы)
ASCII режим:
LRC (продольная проверка избыточности) рассчитана в итоге, модуль 256, значение бай-
тов от ADR1 до последнего символа данных, тогда вычисление шестнадцатеричного пред-
ставления 2-ух дополнений отрицание суммы. Для примера, читая 1 слово с адреса 0401H
преобразователя с адресом 01H.
STX
‘:’
ADR1
‘0’
ADR0
‘1’
CMD1
‘0’
CMD0
‘3’
Стартовый
‘0’
адрес
‘4’