Архитектура, Память, Микропроцессоры – Инструкция по эксплуатации Samsung iDCS500
Страница 13
Глава 1
ОПИСАНИЕ СИСТЕМЫ
1 5
Архитектура
Память
Управление системой осуществляется программным обеспече
нием, которое находится на SmartMedia карте. Данная карта устанав
ливается в основной процессор MCP и должна иметь объем минимум
8 Мб памяти. Можно использовать карты большего объема (до 16 Мб),
что дополнительно позволит производить резервное копирование
текущей версии рабочей базы данных и обновлять программное
обеспечение системы.
Запуск системы осуществляется с bootROM памяти, объемом
256 Кб, которая загружается в динамическую память DRAM, объемом
4 Мб, расположенной на плате главного процессора MCP. Динами
ческая память DRAM расширяется до 8 Мб при помощи 4 Мб модуля
расширения коммутационного поля IPM, необходимого для расши
рения системы. Текущая версия рабочей базы данных хранится в ста
тической памяти SRAM, объемом 1 Мб для системы одноблочной
конфигурации. В случае расширения системы SRAM память допол
няется 2,5 Мб от платы IPM и может быть расширена еще на 3 Мб
картой LAN.
Микропроцессоры
Система iDCS 500 использует распределенную систему управле
ния. В качестве основного процессора используется 32 х разрядный
чип производства Motorola MC 68302 с тактовой частотой 25 МГц,
расположенный на карте МСР. Он управляет всеми процессами
одноблочной системы. В двух и трехблочной системе управление
дополнительными блоками осуществляется такими же микро
контроллерами, которые расположены на картах SCP и LCP, но
работают с тактовой частотой 16 МГц. Общение между этими процес
сорами осуществляется картой IPM, на которой также установлен
микроконтроллер MC 68302 с тактовой частотой 25 МГц. Системные
телефоны управляются установленным в них процессором марки
Hitachi H8.