Инструкция по эксплуатации Delta Electronics VFD-S
Страница 72
Дополнение к руководству по эксплуатации преобразователей частоты VFD-S стр.
72
STX
‘:’
ADR1
‘0’
ADRO
‘1’
CMD1
‘0’
CMDO
‘3’
Стартовый
адрес
данных
‘0’
‘4’
‘0’
‘1’
Число данных
‘0’
‘0’
‘0’
‘1’
LRC CHK 1
‘F’
LRC CHK 0
‘6’
END1
CR
END0
LF
01H+03H+04H+01H+00H+01H=0AH,
2-ух дополнений отрицание 0AH - F6H.
RTU Режим:
ADR
01H
CMD
03H
Начальный адрес
21H
02H
Число данных
(Индекс слова)
00Н
02H
CRC CHK Low
6FH
CRC CHK High
F7H
CRC (циклическая проверка по избыточности) рассчитанная следующими шагами:
Шаг 1 : Загрузка 16-bit регистра (называемого CRC регистром) с FFFFH;
Шаг 2: Исключающее ИЛИ первому 8-bit байту из командного сообщения с байтом
младшего порядка из 16-bit регистра CRC, помещение результата в CRC регистр.
Шаг 3: Сдвиг одного бита регистра CRC вправо с MSB нулевым заполнением.
Извлечение и исследование LSB.
Шаг 4: Если LSB CRC регистра равно 0, повторите шаг 3, в притивном случае
исключающее ИЛИ CRC регистра с полиномиальным значением A001H.
Шаг 5: Повторяйте шаг 3 и 4, до тех пор, пока восемь сдвигов не будут выполнены.
Затем, полный 8-bit байт будет обработан.
Шаг 6: Повторите шаг со 2 по 5 для следующих 8-bit байтов из коммандного
сообщения.
Продолжайте пока все байты не будут обработаны. Конечное содержание CRC
регистра CRC значение. При передачи значения CRC в сообщении, старшие и младшие
байты значения CRC должны меняться, то есть сначала будет передан младший байт.